国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

基于FPGA設(shè)計(jì)DSP的實(shí)踐與改進(jìn)

發(fā)布時(shí)間:2010-4-12 17:09    發(fā)布者:我芯依舊
關(guān)鍵詞: dsp , FPGA , 改進(jìn) , 設(shè)計(jì) , 實(shí)踐
當(dāng)設(shè)計(jì)的系統(tǒng)需要對(duì)數(shù)字信號(hào)進(jìn)行處理時(shí),常采用通用 DSP(Digital Signal Process)處理器,這樣的設(shè)計(jì)方案通用性好,且還有各種較為成熟的 DSP算法可以參考。但是,這類方案通常是雙核設(shè)計(jì),即采用通用控制器(MCU)加上通用 DSP處理器實(shí)現(xiàn),在實(shí)現(xiàn)系統(tǒng)時(shí)開發(fā)的復(fù)雜程度、難度都較大,也難以滿足定制特殊處理的需要。為了解決這些問題,人們開始尋求新的設(shè)計(jì)方案,基于通用處理器加上FPGA(大規(guī)模可編門陣列)的架構(gòu)方案逐漸成為主流,在新的方案中通用控制器完成控制和管理功能,專用的數(shù)字信號(hào)處理和組合邏輯功能由 FPGA實(shí)現(xiàn),使得設(shè)計(jì)開銷與復(fù)雜程度明顯降低。

1 現(xiàn)行設(shè)計(jì)流程的不足

使用“MCU+FPGA”架構(gòu)方案的開發(fā)流程如圖1所示。系統(tǒng)的設(shè)計(jì)之初是先由系統(tǒng)結(jié)構(gòu)設(shè)計(jì)小組制定出系統(tǒng)模型方案,并確定模型仿真正確之后將系統(tǒng)結(jié)構(gòu)的設(shè)計(jì)方案提交給FPGA設(shè)計(jì)人員,并依據(jù)系統(tǒng)模型用硬件描述語言創(chuàng)建系統(tǒng)同時(shí)創(chuàng)建測(cè)試平臺(tái),比較系統(tǒng)級(jí)仿真結(jié)果與模型設(shè)計(jì)是否相符,當(dāng)不相符時(shí)則需要進(jìn)行修改,并重新進(jìn)行仿真驗(yàn)證。在這種流程的開發(fā)中必定會(huì)存在很多的迭代與間歇。


圖1傳統(tǒng)解決方案的開發(fā)流程

分析其原因在于系統(tǒng)結(jié)構(gòu)設(shè)計(jì)人員與 FPGA設(shè)計(jì)人員的工作有重復(fù)與制約性。二者的工作同樣是進(jìn)行系統(tǒng)設(shè)計(jì),并且都要進(jìn)行仿真,只不過前者是進(jìn)行系統(tǒng)的軟件仿真,后者進(jìn)行系統(tǒng)的硬件仿真。另外系統(tǒng)的建立需要幾位工程師的協(xié)同工作。如果當(dāng) FPGA設(shè)計(jì)人員驗(yàn)證出系統(tǒng)設(shè)計(jì)有誤時(shí),還要回轉(zhuǎn)給系統(tǒng)結(jié)構(gòu)設(shè)計(jì)人員等待修改完再重新進(jìn)行硬件系統(tǒng)設(shè)計(jì)與仿真。

2 設(shè)計(jì)流程的改進(jìn)

2.1 EDA設(shè)計(jì)工具

1) MATLAB的 Simulink環(huán)境

MATLAB是 MathWorks公司開發(fā)的功能強(qiáng)大的數(shù)學(xué)分析工具。并且被廣泛應(yīng)用于科學(xué)計(jì)算和工程計(jì)算中。Simulink是基于 MATLAB平臺(tái)推出的一個(gè)強(qiáng)大的動(dòng)態(tài)系統(tǒng)仿真環(huán)境。它以圖形化模式進(jìn)行系統(tǒng)建模仿真,可以快速完成系統(tǒng)的設(shè)計(jì)。并且具有強(qiáng)大的代數(shù)、微分等模型系統(tǒng)的求解器。

2) DSP Builder

DSP Builder是 Altera公司開發(fā)了基于 Simulink開發(fā)的 DSP設(shè)計(jì)工具。在 Simulink中作為一個(gè)工具箱出現(xiàn)。這樣使得用 FPGA設(shè)計(jì)DSP系統(tǒng)完全可以通過 Simulink的圖形化界面進(jìn)行,只要簡(jiǎn)單地進(jìn)行 DSP Builder工具箱的模塊調(diào)用即可。從而使得一個(gè)復(fù)雜的電子系統(tǒng)設(shè)計(jì)變得相當(dāng)容易而且直觀。同時(shí)加速了 FPGA實(shí)現(xiàn)DSP 的開發(fā)流程。

2.2 改進(jìn)開發(fā)流程

采用上述 EDA設(shè)計(jì)工具使得在系統(tǒng)在設(shè)計(jì)階段,由系統(tǒng)工程師負(fù)責(zé)系統(tǒng)的模型設(shè)計(jì),并且在軟件的輔助下,進(jìn)行硬件描述語言的代碼自動(dòng)生成,最終可以下載到 FPGA中檢驗(yàn)設(shè)計(jì)效果。即將系統(tǒng)結(jié)構(gòu)設(shè)計(jì)人員與 FPGA設(shè)計(jì)人員的工作合并從而改進(jìn)的設(shè)計(jì)流程。如圖2所示。


圖2 改進(jìn)的開發(fā)流程

設(shè)計(jì)流程的開始是系統(tǒng)結(jié)構(gòu)設(shè)計(jì)人員基于 Simulink使用 DSP Builder工具箱提供的模塊建立系統(tǒng)模型。工具箱中的模塊涵蓋了算術(shù)和存儲(chǔ)功能,并且對(duì)其技術(shù)參數(shù)、數(shù)據(jù)格式、數(shù)據(jù)類型和總線寬度等屬性進(jìn)行設(shè)置。系統(tǒng)模型設(shè)計(jì)完成后就進(jìn)入仿真環(huán)節(jié)。這是基于系統(tǒng)的算法級(jí)仿真,設(shè)計(jì)者甚至不用關(guān)心目標(biāo)硬件系統(tǒng)的屬性。如果仿真結(jié)果沒有得到預(yù)期設(shè)計(jì)的結(jié)果,可以很快通過修改模型進(jìn)行調(diào)整。當(dāng)仿真結(jié)束后使用 Signal Compiler模塊進(jìn)行系統(tǒng)模型的 Simulink模型文件(.mdl文件)到硬件描述語言的轉(zhuǎn)換。這個(gè)過程將自動(dòng)生成硬件描述語言的代碼。之后通過綜合以后產(chǎn)生出原子級(jí)網(wǎng)表文件(底層電路描述文件)。然后調(diào)用 Quartus II 的編譯器生成可以下載的門級(jí)網(wǎng)表文件,最后下載到 FPGA上就實(shí)現(xiàn)了 DSP系統(tǒng)的硬件化過程。操作流程如圖3所示。


圖3 操作流程

3 實(shí)踐與分析

3.1 AM調(diào)制模型的 FPGA實(shí)現(xiàn)

3.1.1 AM調(diào)制原理

調(diào)制器與解調(diào)器是通信設(shè)備中的重要部件。所謂調(diào)制,就是用調(diào)制信號(hào)去控制載波某個(gè)參數(shù)的過程。相關(guān)的術(shù)語如下:

·調(diào)制信號(hào):由原始信號(hào)轉(zhuǎn)變成的低頻信號(hào),可以是模擬信號(hào),也可是數(shù)字信號(hào)。通常用數(shù)學(xué)符號(hào)uΩ表示。
·載波:未受調(diào)制的高頻震蕩信號(hào)。載波可以是正弦波也可以是非正弦波(方波、三角波、鋸齒波)。用uC表示。
·已調(diào)波:受調(diào)制后的振蕩波,具有調(diào)制信號(hào)的特征。

設(shè)載波電壓為:
uC =UC cosωct (1)

調(diào)制電壓為:
uΩ= UΩ cosΩt (2)

3.1.2 模型建立

基于本文上述的理論建立出 AM調(diào)幅模型。其中的兩個(gè)子系統(tǒng)分別是用上述的 DDS模型建立的載波與調(diào)制波模塊,在 Simulink中得到仿真結(jié)果如圖4所示。


圖4 AM調(diào)幅模型仿真結(jié)果

3.2 將模型文件轉(zhuǎn)化為硬件描述語言

當(dāng) DSP Builder模型與仿真都正確后就可以進(jìn)入模型向硬件描述語言的過程了。加入Signal Compiler模塊,點(diǎn)擊執(zhí)行將模型文件轉(zhuǎn)化為硬件描述語言。轉(zhuǎn)換后 DSP Builder的Signal Compiler模塊會(huì)自動(dòng)生成 Quartus II的工程,其中的代碼已經(jīng)依據(jù)模型自動(dòng)生成并建立了頂層模塊。如圖5。增加相應(yīng)的輸入與輸出,鎖定引腳后就可以下載了。


圖5 生成的模型頂層結(jié)構(gòu)

下載到 FPGA中,連接示波器,觀察到如圖6所示圖像。


圖6 在示波器中的AM調(diào)制模型信號(hào)圖像

4 結(jié)語

從實(shí)踐結(jié)果和系統(tǒng)的總體設(shè)計(jì)方案可以看出,改進(jìn)的設(shè)計(jì)流程使得設(shè)計(jì)人員可以借助Simulink進(jìn)行靈活的系統(tǒng)模型設(shè)計(jì)并且可以通過 MATLAB強(qiáng)大的計(jì)算能力進(jìn)行系統(tǒng)級(jí)的仿真。由DSP Builder進(jìn)行硬件描述語言的自動(dòng)生成讓設(shè)計(jì)者可以更加專注于系統(tǒng)的整體設(shè)計(jì),提高了開發(fā)效率和系統(tǒng)建立質(zhì)量。

本文作者創(chuàng)新點(diǎn):引入EDA設(shè)計(jì)工具對(duì)現(xiàn)行的DSP系統(tǒng)設(shè)計(jì)流程進(jìn)行改進(jìn),使DSP系統(tǒng)開發(fā)效率得到明顯提高。


作者:馬森,尚媛園,倪琴琴,劉崢     來源:《微計(jì)算機(jī)信息》(嵌入式與SOC)2009年第1-2期
本文地址:http://www.qingdxww.cn/thread-10350-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對(duì)其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評(píng)論 登錄 | 立即注冊(cè)

廠商推薦

  • Microchip視頻專區(qū)
  • 安靜高效的電機(jī)控制——這才是正確的方向!
  • 無線充電基礎(chǔ)知識(shí)及應(yīng)用培訓(xùn)教程2
  • 了解一下Microchip強(qiáng)大的PIC18-Q24 MCU系列
  • 基于CEC1712實(shí)現(xiàn)的處理器SPI FLASH固件安全彈性方案培訓(xùn)教程
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)在線工具

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 美女无遮挡免费视频 | 精品一区二区三区在线观看视频 | 亚洲欧美一区二区三区在线 | 四虎影视永久在线精品免费播放 | 亚洲欧洲精品成人久久曰影片 | 日产精品一卡2卡三卡4卡乱码 | 三级毛片免费看 | 免费视频久久 | 日本在线观看免费观看完整版 | 大胖子h粗污 | 日韩 欧美 国产 亚洲 中文 | 免费99精品国产自在现线 | 欧美在线观看a | 久久久久久久久a免费 | 9久9久热精品视频在线观看 | 欧洲亚洲一区 | 麻豆一区二区 | 午夜国产大片免费观看 | 日日操综合 | 国产一区在线观看免费 | 欧美一区二区在线观看 | 四虎成人www国产精品 | 久久精品国产国产精品四凭 | 国产成人久久精品麻豆二区 | 日本一区二区不卡在线 | 国产在线视频91 | 麻豆视频网站 | ww亚洲ww在线观看国产 | 7m视频导航在线视频 | 亚洲一区二区三区免费 | 自拍偷拍网站 | 日本成人免费在线观看 | 99爱视频精品免视看 | 91高清完整版在线观看 | 性国产videofree另类 | 欧美亚洲日本国产综合网 | 五月婷婷网址 | 四虎影院4hu | 日韩精品在线一区 | 欧洲欧美人成在线视频免费下载 | a毛片视频|