|
想請問一下:
1. FPGA裝入軟核ARM之后,為什么不如直接集成一個硬核(物理層IP)速度來的快呢?比如我們常說的SOC。
2. FPGA能夠支持一些高速SEDES,是相關的RTL直接寫入后,FPGA利用系統資源自動綜合,然后就可以了嗎?還是要制定一些特別的IO BLOCK?
3. PLL可以很快嗎?如供給軟核ARM的速度一般受什么限制?供給SEDES的呢?普通IO BLOCK呢?
4. FPGA里面的IO block都是等價的嗎?有高速和低俗模塊的區別嗎?還是只是選擇不同的IO TYPE就可以了。
|
|