国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

VHDL設計中信號與變量問題的研究

發(fā)布時間:2010-10-15 19:55    發(fā)布者:techshare
關鍵詞: VHDL , 變量 , 信號
隨著集成電路技術(shù)的發(fā)展,用傳統(tǒng)的方法進行芯片或系統(tǒng)設計已不能滿足要求,迫切需要提高設計效率,因此能大大降低設計難度的VHDL設計方法被越來越廣泛地采用。用VHDL語言設計系統(tǒng)的主要方法是:設計者根據(jù)VHDL的語法規(guī)則,對系統(tǒng)目標的邏輯行為進行描述,然后通過綜合工具進行電路結(jié)構(gòu)的綜合、編譯、優(yōu)化,通過仿真工具進行邏輯功能仿真和系統(tǒng)時延的仿真,最后把設計的程序下載到芯片中,成功地實現(xiàn)系統(tǒng)功能。

在VHDL設計中,最常用的數(shù)據(jù)對象主要有三種:信號(signal)、變量(variable)和常數(shù)(constant)。信號是電子電路內(nèi)部硬件連接的抽象。它除了沒有數(shù)據(jù)流動方向說明以外,其他性質(zhì)幾乎和“端口”一樣;信號是一個全局量,它可以用來進行進程之間的通信。變量只能在進程語句、函數(shù)語句和過程語句結(jié)構(gòu)中使用,是一個局部量。

在VHDL語言中,對信號賦值是按仿真時間進行的,到了規(guī)定的仿真時間才進行賦值,而變量的賦值是立即發(fā)生的。下面的例子是從賦初值的角度說明信號與變量的這種區(qū)別的。

例如用VHDL語言實現(xiàn)初值為A的十六進制的16個數(shù)的循環(huán)顯示。

對于如此的設計要求,如果用變量實現(xiàn),則VHDL程序如下。

library ieee;

use ieee.std_logic_1164.all;

use ieee.std_logic_unsigned.all;

entity sevenauto is

port(clk:in std_logic;

y:out std_logic_vector(6 downto 0));

end sevenauto;

architecture behave of sevenauto is

begin

process(clk)

variable count:std_logic_vector(3 downto 0);

variable init:std_logic;

begin

if (clk''event) and (clk=''1'') then

if (init = ''0'') then

count:= "1001";

init:=''1'

end if;

count:=count+1;

case count is

when "0000"=>y<="1111110";

when "0001"=>y<="0110000";

when X"2"=>y<="1101101";

when X"3"=>y<="1111001";

when X"4"=>y<="0110011";

when X"5"=>y<="1011011";

when X"6"=>y<="1011111";

when X"7"=>y<="1110000";

when X"8"=>y<="1111111";

when X"9"=>y<="1111011";

when X"A"=>y<="1110111";

when X"B"=>y<="0011111";

when X"C"=>y<="1001110";

when "1101"=>y<="0111101";

when "1110"=>y<="1001111";

when "1111"=>y<="1000111";

when thers=>y<="XXXXXXX";

end case;

end if;

end process;

end behave;

在程序中,定義了變量count,希望初始值為“1010”。通過實驗發(fā)現(xiàn),在定義變量或信號時直接賦予初始值不能生效(如variable count:std_logic_vector(3 downto 0) :=“1010”),它的初始值仍然是系統(tǒng)默認值(如count為“0000”)。正是利用這一點,通過init(初始值為''0'')來給count賦初值 A即“1010”,具體方法見程序中斜體部分。這樣,在第一個脈沖來時執(zhí)行斜體部分if語句,而第二個脈沖來時由于init不為''0''而是 ''1'',因此不執(zhí)行該部分語句,從而實現(xiàn)為count賦初值的功能,這樣程序從A開始進行數(shù)字的循環(huán)顯示。

如果把count類型改為signal,則結(jié)果將大不一樣。  

signal cou

nt: std_logic_vector(3 downto 0);

process(clk)

variable init :std_logic;

begin

if (clk''event) and (clk=''1'') then

if (init = ''0'') then

count<= "1001"; --(1)

init := ''1'

end if;

count<=count+1; --(2)

由于信號的賦值不是立即發(fā)生的,在語句(1)后面還存在對信號count的賦值操作(2),因此,語句(1)在此不起作用,count的最后值是語句 (2)的值。因此如果將count設為signal的話,程序?qū)崿F(xiàn)的是從0開始的16個十六進制數(shù)的循環(huán)。在這里,對信號賦初值的語句是不可行的。

仿真結(jié)果

將設計好的VHDL程序在Altera公司提供的軟件maxplusⅡ10.1環(huán)境下進行編譯仿真,得到的仿真結(jié)果如圖1、圖2所示,其中圖1是 count為變量的結(jié)果,圖2是count為信號的結(jié)果,其中輸出y[6...0]分別與七段數(shù)碼管的abcdefg七段相連。

從圖1可以看出,在第一個時鐘脈沖上升沿,結(jié)果是“1110111”,數(shù)碼管顯示即為A,然后依次為b,C,d, E,F,0,1...9,A...循環(huán)下去,此處用小寫的b和d,主要是與數(shù)字8進行區(qū)別。

從圖中可以看出,在第一個時鐘脈沖上升沿,結(jié)果是“1111110”,數(shù)碼管顯示即為0,然后依次示1...9,A, b,C,d,E,F,0,...循環(huán)下去。
本文地址:http://www.qingdxww.cn/thread-32603-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責;文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • 使用SAM-IoT Wx v2開發(fā)板演示AWS IoT Core應用程序
  • 使用Harmony3加速TCP/IP應用的開發(fā)培訓教程
  • 集成高級模擬外設的PIC18F-Q71家族介紹培訓教程
  • 探索PIC16F13145 MCU系列——快速概覽
  • 貿(mào)澤電子(Mouser)專區(qū)

相關在線工具

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 亚洲欧洲精品成人久久曰影片 | 欧美人与动欧交视频 | 日韩欧美成人免费中文字幕 | 久久精品不卡 | 中国黄色一级视频 | 99久久精品免费看国产情侣 | 青青青青久久久久国产的 | 国产一级精品高清一级毛片 | 国产国产人免费视频成69大陆 | 日本一在线中文字幕天堂 | 欧美日韩在线免费观看 | 色视频日本 | 国产精品porn | 成人午夜视频网站 | 国产热| 亚洲岛国 | www.日本黄| 日韩在线视频精品 | 视频一区二区在线 | 91欧美一区二区三区综合在线 | 人体蜈蚣2彩色版 | 国产有码视频 | 久久五月天婷婷 | 国产精品成人一区二区1 | 欧美又大又粗又长又美 | 美国黑人一级毛片免费看的 | 欧美区国产区 | 国产成人综合久久亚洲精品 | 在线视频日本 | 两个人免费观看视频高清视频 | 国产玖玖玖精品视频 | 欧美综合亚洲图片综合区 | 性战美乳洋妞 | 亚洲国产乱码在线精品 | 四虎精品永久免费 | 男女羞羞视频在线观看 | 在线中文字幕视频 | 91极品女神嫩模在线播放 | 在线观看91精品国产入口 | 国产精品女在线观看 | 手机看片国产在线 |