勇敢的芯伴你玩轉Altera FPGA連載76:基于SignalTap II的超聲波測距調試之SignalTap II配置 特權同學,版權所有 配套例程和更多資料下載鏈接: http://pan.baidu.com/s/1i5LMUUD ![]() 采樣時鐘設置 如圖9.8所示,首先在“SignalConfiguration”下面設置采樣時鐘。點擊Clock一列最后面的“…”按鈕,彈出的“Node Finder”窗口中,設置Named為“*clk_100khz_en*”,設置Options下的Filter為“SignalTap II: pre-synthesis”,單擊“List”按鈕;接著在Nodes Found下面選中信號“clk_100khz_en”,單擊“>”按鈕添加到Selected Nodes中,作為我們的采樣時鐘;完成設置后點擊OK。 ![]() 圖9.8 采樣時鐘選擇 如圖9.9所示,接下來設置采樣深度(SampleDepth)為16K;觸發類型(Type)為Continuous;觸發的流控制(Trigger flow control)為Sequential;觸發位置(Trigger position)為Pre triggerposition;觸發條件(Trigger conditions)為1。 ![]() 圖9.9 采樣和觸發配置 采樣信號設置 如圖9.10所示,在空白區域,雙擊鼠標,隨后彈出NodeFinder,選擇Filter為“SignalTap II: pre-synthesis”,再單擊“List”;然后再Nodes Found下面找到信號ultrasound_echo和ultrasound_trig,同時選中它們,再單擊“>”按鈕將其添加到Selected Nodes中,完成后點擊OK。 ![]() 圖9.10 測量信號添加 觸發條件設置 添加完采樣信號,如圖9.11所示,這里可以在ultrasound_echo信號的Trigger Conditions一列中,選擇器觸發條件為上升沿。 ![]() 圖9.11 采樣信號 保存設置 接著我們可以點擊菜單“FileàSave”,將當前設置保存為stp1.stp,當然最好是保存在當前工程文件夾下了,具體路徑大家要記住,如筆者習慣于放到如圖9.12所示的路徑下。 ![]() 圖9.12 文件保存 添加到工程中 如圖9.13所示,回到Quartus II的主菜單,單擊“Assignments à Settings…” ![]() 圖9.13Settings菜單 如圖9.14所示,在Settings中,找到“SignalTap II Logic Analyzer”選項,勾選“Enable SignalTap II Logic Analyzer”,隨后再“SignalTap II File name”后面輸入當前stp文件所在路徑。 ![]() 圖9.14 Enable SignalTap II Logic Analyzer設置 完成以上設置后,請重新編譯整個工程。 |