国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

賽靈思推出ISE 13.2 設計套件 為 Kintex-7 和 Virtex-7 FPGA 提供部分重配置功能

發布時間:2011-7-7 15:32    發布者:eechina
關鍵詞: ISE , Kintex , Virtex
賽靈思公司(Xilinx)推出最新版 ISE 13.2 設計套件,為28nm 7系列產品,包括將于近期面世的Virtex-7 VX485T提供支持。同時,最新版本的ISE設計套件將采用堆疊硅片互聯技術構建的業界最高密度的 Virtex-7 2000T 器件的設計性能提高了 25%。最新版 ISE 軟件還增強了 PlanAhead 設計分析工具的功能,不僅為 Virtex-7 和 Kintex-7 提供部分重配置功能支持,而且其前端到后端綜合項目管理環境提高了 Spartan-6 FPGA、Virtex-6 FPGA 以及所有三個 7 系列產品的設計效率,包括為低成本的 Artix-7 系列提供初期支持。

利用 PlanAhead 工具提高工作效率

屢獲殊榮的 ISE 設計套件可為設計人員提供所需的工具,并幫助他們促進全球設計團隊協同設計,快速獲得關鍵設計考慮事項的反饋,掌握 XPower 評估工具實現低功耗優化的最佳實踐方法,通過智能時鐘門控技術降低動態功耗。所有這些都能通過 PlanAhead 工具實現。

PlanAhead 工具已由業界一流的 I/O 引腳規劃器和布局規劃器演進為一種可加速投產的綜合開發環境,其獨特的前端到后端綜合環境,可對 RTL 開發、IP 集成、驗證、綜合、布局布線等每個設計階段進行設計分析。最終實現功耗、資源利用和性能的快速整合,并減少耗時的設計迭代次數。

賽靈思軟件和工具高級市場營銷總監 Tom Feist 表示:“PlanAhead 的一大優勢在于將創新設計、分析、規劃和實現緊密結合在一起,顯著提高了設計效率。就傳統 FPGA 流程而言,有關關鍵設計參數的反饋只有在設計流程末期才能獲得。而賽靈思將繼續高度關注綜合和布局布線的運行時間問題,同時我們也認識到減少設計迭代次數同樣是加速開發進程的關鍵所在。確保每次運行時序一致性的預先設計分析和設計保存流程對于我們新型 7 系列器件的客戶來說至關重要。”

PlanAhead 工具的增強功能包括新型時鐘域互動報告、提示信息語言的本地化以及針對 7 系列倒裝片 BGA (FFG) 封裝的同步轉換輸出 (SSO) 支持。升級后的 XPower (XPE) 評估工具使設計人員能夠高度準確地預測功耗,賽靈思與TSMC合作開發的高介電層金屬閘(HKMG) 高性能低功耗工藝技術與全系列產品所采用的統一 FPGA 架構相結合,實現了同類最低的FPGA功耗,滿足典型的設計需求。了解有關賽靈思低功耗優勢的更多信息,敬請訪問:www.xilinx.com/cn/power

即插即用 IP 計劃持續向前發展

為進一步推進賽靈思的即插即用 IP 計劃,ISE 13.2 設計套件在 CORE Generator 系統中提供了 AXI(Advance eXtensible Interface) 互聯支持,以構建性能更高的點對點架構。設計團隊如果構建了自己的符合 AXI 協議的 IP ,那么就能利用可選的 AXI BFM(總線功能模型)驗證 IP 來仿真 AXI 互聯協議,從而可輕松確保所有接口事件處理都能正確運行(參見《用戶指南:AXI 總線功能模型v1.1》)。AXI BFM 目前在 ISim 以及 CadenceMentor 和 Synopsys 等仿真器中可用。用戶現在還能在面向 Virtex-6和 Spartan-6 FPGA 的設計中通過嵌入式開發套件來訪問 AXI_PCIe 核。此外,嵌入式開發套件中的 ChipScope AXIMonitor 核還能監控 AXI3 接口,并提供可選的 AXI 協議檢查器。AXI 協議檢查器圍繞 ARM SystemVerilog Assertions(SVA)而設計,可支持 39 個 Ready/Valid 握手協議檢查。如需了解有關賽靈思采用 AXI 的更多信息,請參閱白皮書:AXI4 互聯為即插即用 IP 的發展鋪平了道路。

第四代部分重配置功能

PlanAhead 現在還向 Kintex-7 和 Virtex-7 系列提供部分重配置支持。部分重配置功能不僅能動態修改邏輯模塊,同時還可確保其余邏輯的運行不受干擾。這就意味著設計人員能用 Virtex-7或 Kintex-7 器件來構建在運行的同時可執行功能置換和遠程更新的靈活的系統。部分重配置功能還能讓設計人員充分利用時分復用技術來實現器件的小型化或減少器件的使用數量,從而顯著縮減板級空間并實現比特流存儲的最小化,進而降低成本和減小設計尺寸。器件的小型化及使用數量的減少還有助于降低系統功耗,同時,置換出高功耗的任務還能最大程度地降低 FPGA 的動態功耗。將于今年晚些時候推出的最新版 ISE 設計套件將支持 Artix-7 系列,屆時賽靈思將首次實現在同代產品中為所有 FPGA 系列提供部分重配置功能。

供貨情況與定價

支持 32 位和 64 位Windows 7 操作系統的ISE 13 設計套件的各種版本將立即供貨,邏輯版本起價為 2,995 美元。客戶可以從賽靈思網站上免費下載全功能 30 天評估版本。歡迎使用 ISE 13 設計套件軟件立即啟動設計工作,如需了解更多有關 ISE 13 設計套件軟件的功耗和成本設計優勢以及生產率創新方面的信息,敬請訪問:www.xilinx.com/cn/tools/designtools.htm
本文地址:http://www.qingdxww.cn/thread-70607-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
lelee007 發表于 2011-7-7 16:49:13
我K,VX485T,還有2000T,可以裝下一顆intel的xeon了吧,嘿嘿
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 無線充電基礎知識及應用培訓教程
  • Chiptorials ——如何將CryptoAuthLib庫用于Microchip安全身份驗證IC
  • Chiptorials ——使用ATECC608 TrustFLEX實現基本非對稱身份驗證
  • Chiptorials——如何使用ATECC608 TrustFLEX實現公鑰輪換
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 日韩免费大片 | 天天干天天爽天天操 | 日日日日日日日日日日 | 日韩在线免费播放 | 国产亚洲午夜精品a一区二区 | 国产成人高清视频 | 自拍偷拍亚洲第一页 | 自拍偷拍欧美图片 | 亚洲国产精品成人综合色在线婷婷 | 亚洲视频男人的天堂 | 精品国内自产拍在线视频 | 久久伊人天堂视频网 | 五月天综合社区 | 欧美视频一 | 欧美日韩视频在线 | 亚洲人天堂 | 亚洲精品专区 | 97在线视频免费播放 | 国产日韩亚洲 | 欧美一级视频免费观看 | 久久综合婷婷 | 成人a影片在线观看 | 91亚洲国产 | 国产中文一区 | 国产免费131美女视频 | 久久亚洲国产高清 | 久久久久久久久久免观看 | 久久久久久久国产视频 | 国产精品久久久久久久久久免费 | 日韩精品视频免费网址 | 九色在线视频 | 欧美精品v国产精品v日韩精品 | 欧美成人二区 | 肉视频在线观看 | 亚色污| 久热操 | 免费人成网站在线播放 | 久草最新| 最近韩国日本免费 | 黑人巨大人精品欧美三区 | 青青青青青青青青草 |