Error: Current license file does not support the EP2C8Q208C8 device
9.0sp2是這問(wèn)題,11.0sp1也是這問(wèn)題...何解?
2012年10月27日 22:34
請(qǐng)問(wèn)各位大蝦————DE2中RJ45INTLED在DM9000A和FPGA之間的作用是什么?詳細(xì)點(diǎn)
2012年10月14日 22:33
下載程序時(shí)AS 能下載進(jìn)去(下載校驗(yàn)都成功) 。但FPGA沒(méi)任何反應(yīng),用JTAG 會(huì)報(bào)錯(cuò)ERROR:can't access JTAG chain求助大神
2012年10月10日 09:41
某次不小心點(diǎn)了打印...結(jié)果,之后...點(diǎn)一次工程文件就彈出一次,沒(méi)法工作了啊!!有人知道怎么解決么...QAQ
2012年09月28日 14:13
同事搞FPGA,他頭一次搞,讓我?guī)退x一款SRAM。
條件是容量1M以上,串行的,速度20~30M。
我是搞單片機(jī)的,沒(méi)選過(guò)SRAM。請(qǐng)高手幫忙,選一款。
謝謝!
2012年09月27日 17:15
各位大俠:
我有一個(gè)程序,輸入頻率為1kHz,另有兩個(gè)輸入口接了撥碼開(kāi)關(guān)(撥碼開(kāi)關(guān)ON接地,OFF懸空)。通過(guò)輸入"00","01","10","11"來(lái)讓輸出口輸出500Hz,250Hz,125Hz,67.5Hz。
library ...
各位大俠,我遍了個(gè)程序,達(dá)到的目標(biāo)是:第一部分將輸入的1KHz分頻為1Hz;第二部分是通過(guò)按鍵按一下,將輸入的1KHz變?yōu)?50Hz,再按下,變?yōu)?25Hz。
Library IEEE;
Use IEEE.Std_logic_1164.al ...
各位大俠,我編了個(gè)程序,按鍵按一下,輸入信號(hào)放大一倍,再按,再放大,一直到64倍。按另外一個(gè)按鍵,輸出信號(hào)變零。
library IEEE;
use IEEE.std_logic_1164.all;
use IEEE.std_logic_arit ...
在寫RTL代碼時(shí),如果用到減法,是直接用減,還是把減數(shù)取反加一再用加法?這兩種寫法綜合之后會(huì)有什么區(qū)別?
2012年09月12日 21:58
綜合之后是不是可以看到門級(jí)電路?這已經(jīng)是最低的一級(jí)了嗎?那門電路又是由什么組成的,在數(shù)字電路書上看到的是由一些二極管、電阻之類的?那在FPGA里又是由什么組成的,還是就不用管了,只要到 ...
2012年08月16日 21:24
這是我的代碼,目的是設(shè)計(jì)一個(gè)同步捕獲的計(jì)數(shù)器用來(lái)測(cè)頻,大家看看能行嗎
我就是第三個(gè)always弄不清楚,編碼是發(fā)生在fre1的上升沿,還是說(shuō)在clk的上升沿就發(fā)生,計(jì)數(shù)清零又是發(fā)生在什么時(shí)候 ...
我現(xiàn)在有兩個(gè)clk:clk1和clk2,都是100mhz,我使用bufgmux進(jìn)行全局時(shí)鐘的切換,但是不能夠熱插拔(clk1是永遠(yuǎn)存在的;clk2優(yōu)先級(jí)高于clk1,當(dāng)程序運(yùn)行正常后,拔掉或者插上clk2程序?qū)⑺赖簦坏?...
2012年08月13日 10:40