本文主要介紹說明XQ6657Z35-EVM 高速數據處理評估板ZYNQ與DSP之間EMIF16通信的功能、使用步驟以及各個例程的運行效果。 [基于TI KeyStone架構C6000系列TMS320C6657雙核C66x 定點/浮點DSP以及Xilinx Zynq-7000系列SoC處理器XC7Z035-2FFG676I設計的異構多核評估板,由核心板與評估底板組成。 1.1.1 例程位置 ZYNQ例程保存在資料盤中的Demo\ZYNQ\PL\FPGA_DSP_EMIF文件夾下。 DSP例程保存在資料盤中的Demo\DSP\XQ_EMIF16文件夾下。 實現DSP與ZYNQ PL端之間EMIF16接口傳輸功能。 DSP首先通過EMIF16接口往ZYNQ PL端發送4096字節數據,然后再讀回來,并檢測數據是否有錯,數據發送、讀回以及錯誤情況實時打印。 ZYNQ PL端開辟了一塊RAM空間,用于存放DSP通過EMIF16接口寫入的數據,同時用作DSP通過EMIF16接口讀數據時的數據源。 DSP與ZYNQ PL端之間EMIF16接口連接示意圖如下圖所示: ![]() EMIF16接口信號定義說明如下表格所示:
打開Vivado示例工程: ![]() 工程打開后界面如下圖所示: ![]() 下載bit流文件fpga_dsp_emif_top.bit,并且配套fpga_dsp_emif_top.ltx調試文件,如下圖下載界面所示: ![]() CCS軟件導入EMIF16示例工程XQ_EMIF16,如下圖所示: ![]() CCS示例工程導入后界面如下圖所示: ![]() 下載DSP可執行文件XQ_EMIF16.out: ![]() 點擊Resume運行DSP程序: ![]() DSP首先通過EMIF16接口往ZYNQ PL端發送4096字節數據,然后再讀回來,并檢測數據是否有錯,數據發送、讀回以及錯誤情況實時打印,如下圖所示: ![]() ZYNQ PL端提供的ILA調試窗口,可以實時抓取采集EMIF16總線信號時序波形。 DSP通過EMIF16總線接口發送數據(即寫ZYNQ PL端RAM)示例如下圖所示: ![]() DSP通過EMIF16總線接口讀回數據(即讀ZYNQ PL端RAM)示例如下圖所示: ![]() CCS軟件窗口上,點擊Terminate斷開DSP仿真器與板卡的連接。 Vivado調試界面Hardware Manager窗口,右鍵單擊localhost(1),在彈出的菜單中點擊Close Server,斷開ZYNQ JTAG仿真器與板卡的連接。 最后,關閉板卡電源,實驗結束。 ![]() |